2006年
論文誌
- 東美和子, 近藤正章, 今井雅, 中村宏, 南谷崇, "空間的に故障率が異なる計算機クラスタシステムにおけるチェックポインティング", 電子情報通信学会論文誌分冊D, Vol.J89-D, No.8, pp1705-1716, 2006
- 池田 佳路, 近藤 正章, 中村 宏, "実効電力制御による高性能計算機クラスタ構成手法の提案", 情報処理学会論文誌コンピューティングシステム, Vol.47, No.SIG12 (ACS 15), pp.262-271, 2006
- D. Komura, F. Shen, S. Ishikawa, K. R. Fitch, W. Chen, G. Liu, S. Ihara, H. Nakamura, M. E. Hurles, J. Zhang, S. W. Scherer, K. W. Jones, M. H.Shapero, J. Huang, C. Lee and H. Aburatani, "Genome-wide detection of human copy number variations using high density DNA oligonucleotide arrays," Genome Research, Vol.16, pp. 1575-1584, 2006
- 佐々木 広, 浅井 雅司, 池田 佳路, 近藤 正章, 中村 宏, "統計処理に基づく動的電源電圧制御手法", 情報処理学会論文誌コンピューティングシステム, Vol.47, No.SIG18 (ACS1.16), pp.80-91, 2006
- K.Watanabe, M.Imai, M.Kondo, H.Nakamura, T.Nanya, "A Design Method of High Performance and Low Power Functional Units Considering Delay Variations", IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences, Vol.E-89-A, No.12, pp. 3519-3528, 2006
国際会議・ワークショップ
- M. Imai, T. Azuma, K. Watanabe, M. Kondo, H. Nakamura, T. Nanya, "Dynamic Multi-grain Pipelined Interconnect," Poster Session, DATE06 Friday Workshop Network-on-Chip, March, 2006
- M. Imai, T. Nanya, "A Novel Design Method for Asynchronous Bundled-data Transfer Circuits Considering Characteristics of Delay Variations," Proc. Async2006, pp.68-77, March, 2006
- D. Komura, K. Nishimura, S. Ishikawa, B. Panda, J. Huang, H. Nakamura, S. Ihara, M. Hirose, K. W. Jones and H. Aburatani, "Noise reduction from genotyping microarrays using probe level information," In Silico Biology, Vol. 6, 0009, 2006 (on-line Journal: http://www.bioinfo.de/isb/index.html)
- T. Boku, M.Sato, D. Takahashi, H. Nakashima, H. Nakamura, S. Matsuoka, Y. Hotta, Y, "MegaProto/E: power-aware high-performance cluster with commodity technology", Proc. of 20th International Parallel and Distributed Processing Symposium (IPDPS-2006) HP-PAC Workshop, (CD-ROM), April, 2006
-
H. Sasaki, M. Kondo, and H. Nakamura, "Energy-Efficient Dynamic Instruction Scheduling Logic through Instruction Grouping", ISLPED-06, pp.43-48, Oct. 2006
-
M. Kondo, H. Sasaki, and H. Nakamura, "Improving Fairness, Throughput and Energy Efficiency on a Chip Multiprocessor through DVFS", International Workshop on Design, Architecture and Simulation of Chip Multi-Processors (DASCMP06 in conjunction with MICRO-39), Dec., 2006, (also in ACM SIGARCH Computer Architecture News, Vol. 35, No.1, pp.31-38, ACM, 2007)
- M. Fujita, M.Kondo, and H. Nakamura, "A Temperature Aware Compilation for Software-Controlled On-chip Memory Architecture", 4th ODES (Workshop on Optimizations for DSP and Embedded Systems, Mar, 2006
- M. Imai, T. Azuma, K. Watanabe, M. Kondo, H. Nakamura, and T. Nanya, "Dynamic Multi-grain Pipelined Interconnect", Design, Automation and Test in Europe(DATE)2006 Workshops (W2) :Future Interconnects and Networks on Chip (poster)
- H. Sasaki, Y. Ikeda, M. Kondo, and H. Nakamura "Dynamic Voltage and Frequency Scaling Method based on Statistical Analysis", International Workshop on Advanced Low Power Systems, (ICS06), June, 2006
- C. Takahashi, M. Sato, D. Takahashi, T. Boku, H. Nakamura, M. Kondo, and M. Fujita "Empirical Study for Optimization of Power-Performance with On-Chip Memory", International Workshop on Advanced Low Power Systems, (ICS06), June, 2006
研究報告
- 浅井 雅司, 池田 佳路, 佐々木 広, 近藤 正章, 中村 宏, "統計処理に基づくコンパイラ協調型DVFS手法", 情報処理学会研究報告 ARC-166, pp43-48, 2006年1月
- 池田 佳路, 近藤 正章, 中村 宏, "電力制約下での高性能計算機クラスタ構成手法", 情報処理学会研究報告 ARC-167(27) , pp157-162, 2006 (山下記念研究賞受賞)
- 佐々木 広, 近藤正章, 中村 宏, "依存情報を用いた命令グループ化による動的命令スケジューリング機構の電力削減手法", 情報処理学会研究報告 2006-ARC-168(3), [信学技報ICD2006-42(2006-06)], pp.13-18, 2006 (山下記念研究賞受賞)
- 池田佳路、近藤正章、中村宏, "高密度実装クラスタにおける実効電力制御手法の検討", 情報処理学会研究報告 ARC-169(3), pp.13-18, 2006 (SWoPP2006)
- 佐々木広、池田佳路、近藤正章、中村宏, "統計情報に基づく実行時最適化の検討", 情報処理学会研究報告 ARC-169(30), pp.175-180, 2006 (SWoPP2006)
- 渡辺亮、近藤正章、今井雅、中村宏、南谷崇, "通信オーバヘッドを考慮したマルチプロセッサSoC向け低消費電力化タスクスケジューリング手法", 情報処理学会研究報告 ARC-169(12), pp.67-72, 2006 (SWoPP2006)
- 近藤正章、中村宏, "リーク電力削減のための細粒度命令スケジューリング手法の検討", 情報処理学会研究報告 ARC-170(9), pp.49-54, 2006
- 佐々木広、近藤正章、中村宏, "命令グルーピングによる効率的な命令実行方式", 情報処理学会研究報告 ARC-170(13), pp.73-78, 2006